AMD merilis dokumen pemantauan kinerja Zen 6 pertamanya, mengungkapkan detail mikroarsitekturnya, mengonfirmasi bahwa Zen 6 bukanlah peningkatan tambahan dari Zen 5, tetapi desain baru menggunakan proses 2nm TSMC yang dioptimalkan untuk pusat data. Inti Zen 6 menggunakan mesin pengiriman 8 lebar dan teknologi multi-threading (SMT) simultan, di mana dua utas secara dinamis bersaing untuk mendapatkan sumber daya, menekankan throughput daripada kinerja akhir berutas tunggal. Dibandingkan dengan inti lebar Apple, performa berulir tunggal mungkin sedikit lebih rendah, tetapi cocok untuk beban kerja paralel tinggi. Penghitung khusus tampilan dokumen melacak slot alokasi yang tidak digunakan dan kehilangan kuorum utas, menyoroti penekanan AMD pada desain lebar. Kemampuan komputasi vektor telah sangat ditingkatkan, mendukung format AVX-512 lebar penuh seperti FP64, FP32, FP16, BF16, dan FMA/MAC dan instruksi bilangan bulat titik mengambang hibrida (seperti VNNI, AES, SHA). Throughput 512-bit sangat tinggi sehingga bahkan perlu diukur secara akurat oleh penghitung gabungan, menunjukkan potensinya yang kuat dalam operasi matematika intensif. Zen 6 dirancang dengan pusat data sebagai intinya untuk pertama kalinya, dan EPYC "Venesia" akan mendukung hingga 256 inti. Fitur versi klien masih harus dilihat, tetapi secara keseluruhan, Zen 6 akan menjadi monster kinerja untuk aplikasi intensif komputasi.