AMD 發布首份 Zen 6 效能監控文件,揭露其微架構細節,證實 Zen 6 並非 Zen 5 的漸進式改進,而是全新設計,採用台積電 2nm 製程,針對資料中心優化。 Zen 6 核心採用 8 寬分派引擎與同時多執行緒(SMT)技術,兩執行緒動態競爭資源,強調吞吐量而非單執行緒極致效能。與 Apple 寬核心相比,單緒表現或稍遜,但適合高並行工作負載。文件顯示專用計數器追蹤未用分派槽與執行緒仲裁損失,凸顯 AMD 對寬度設計的重視。 向量運算能力大幅強化,支援全寬 AVX-512,涵蓋 FP64、FP32、FP16、BF16 等格式,並具 FMA/MAC 與混合浮點-整數指令(如 VNNI、AES、SHA)。512 位元吞吐量極高,甚至需合併計數器精準測量,顯示其在密集數學運算的強大潛力。 Zen 6 首度以資料中心為核心設計理念,EPYC「Venice」將支援最高 256 核心。客戶端版本功能保留待觀察,但整體而言,Zen 6 將成為運算密集型應用的效能怪獸。