AMD 发布首份 Zen 6 性能监控文件,揭露其微架构细节,证实 Zen 6 并非 Zen 5 的渐进式改进,而是全新设计,采用台积电 2nm 制程,针对数据中心优化。 Zen 6 核心采用 8 宽分派引擎与同时多线程(SMT)技术,两线程动态竞争资源,强调吞吐量而非单线程极致性能。与 Apple 宽核心相比,单线程表现或稍逊,但适合高并行工作负载。文件显示专用计数器追踪未用分派槽与线程仲裁损失,凸显 AMD 对宽度设计的重视。 向量运算能力大幅强化,支持全宽 AVX-512,涵盖 FP64、FP32、FP16、BF16 等格式,并具 FMA/MAC 与混合浮点-整数指令(如 VNNI、AES、SHA)。512 位元吞吐量极高,甚至需合并计数器精准测量,显示其在密集数学运算的强大潜力。 Zen 6 首度以数据中心为核心设计理念,EPYC「Venice」将支持最高 256 核心。客户端版本功能保留待观察,但整体而言,Zen 6 将成为计算密集型应用的性能怪兽。